#### 修士学位論文

### ATLAS 実験ミューオン検出器用トリガーシステムの

### 現実的シミュレーターの開発研究

信州大学大学院 工学系研究科 物質基礎科学専攻

> 00SA209G 戸塚 真義

2002年1月31日

#### 概要

標準理論の精密検証や超対称性など標準理論を越える超対称性粒子などの探索を目的として、CERN(欧州原子核共同研究機構)において現在、大型陽子・陽子衝突型加速器 LHCを建設中であり、それを使用した ATLAS 実験が 2005 年に開始を予定している。 ATLAS 実験では高い衝突頻度で実験を行うため実験データの効率的な収集が要求される。 ミューオントリガーシステムはこの要求を満たすべく開発が行われているが、期待通りの 性能が出るか等の検証や開発中のエレクトロニクスシステムのテストを目的とし、トリガ ーシミュレーターの開発を行い、完成したシミュレーターの動作検証を行った。

# 目次

| 1. ATLAS 実験                                    | 3                 |
|------------------------------------------------|-------------------|
| 1.1. LHC 計画                                    |                   |
| 1.2. LHCの目指す物理                                 |                   |
| 1.2.1. 標準理論の精密検証例                              |                   |
| 1.2.2. ヒッグス粒子の探索                               | 4                 |
| 1.2.2.1. 生成過程                                  | 4                 |
| 1.2.3. ヒッグス粒子の崩壊過程                             | 7                 |
| 1.2.4. ヒッグス粒子の発見能力                             | 7                 |
| 1.2.5. 超対称性など標準理論を越える超対称性粒子などの探知               | 索9                |
| 1.2.6. ボトム・クオークの精密研究                           | 9                 |
| 1.2.7. QCD の精密研究                               |                   |
| 1.3. ATLAS 検出器                                 |                   |
| 1.3.1. 内部飛跡検出器(Inner Detector)                 |                   |
| 1.3.2. カロリーメータ                                 | 11                |
| 1.3.3. ミューオン検出器                                | 11                |
| 2. ATLAS 実験のトリガーとデータ収集システム                     | 13                |
|                                                | 10                |
| 2.1. 概要                                        | 13                |
| 2.2. トリガとナーダ収集システムの構成                          | 13<br>10          |
| 2.2.1. Level-1 trigger                         |                   |
| 2.2.2. Lever-2 trigger                         |                   |
| 2.2.3. EVENT FITTEL                            |                   |
| 2.3. LEVEL-T(LVLT) MOON TRIGGER STSTEM         |                   |
| 2.4.1 前後方ミューオントリガーシステム田 TGC の構成と配 <sup>5</sup> | ,                 |
| 2 4 1 1 Trigger Sector                         | <u>n</u> 10<br>16 |
| 2.4.2 Trigger の方法                              | 19                |
| 2.4.3. Board Connection                        |                   |
| 2.4.4. PatchPanel                              |                   |
| 2.4.4.1. Connection                            |                   |
| 2.4.4.2. OR'ing                                |                   |
| 2.4.5. SlaveBoard                              |                   |
| 2.4.5.1. Input                                 |                   |
| 2.4.5.2. Coincidence Logic                     |                   |
| 2.4.5.2.1. WireDoublet                         |                   |
| 2.4.5.2.2. StripDoublet                        |                   |
| 2.4.5.2.3. WireTriplet                         |                   |
| 2.4.5.2.4. StripTriplet                        |                   |
| 2.4.5.3. Declustering                          |                   |
| 2.4.5.4. Encode と Output                       |                   |
| 2.4.6. HighPtBoard                             |                   |
| 2.4.6.1. Input                                 | 35                |
| 2.4.6.2. Decode                                |                   |

|    | 2.4.6.3. MatrixStructure                          | 8  |
|----|---------------------------------------------------|----|
|    | 2.4.6.4. TrackSelector (H/L - Select)             | 9  |
|    | 2.4.6.5. EncodeとOutput                            | 9  |
|    | 2.4.7. SectorLogic                                | 0  |
|    | 2.4.7.1. Input                                    | 1  |
|    | 2.4.7.2. SSC                                      | 2  |
|    | 2.4.7.2.1. Selection Rule                         | 3  |
|    | 2.4.7.2.2. TGCとSSCの対応43                           | 3  |
|    | 2.4.7.3. TGC 境界の問題4                               | 4  |
|    | 2.4.7.4. Decoder                                  | 5  |
|    | 2.4.7.5. R- Coincidence Logic                     | 5  |
|    | 2.4.7.6. Track Pre Selector40                     | 6  |
|    | 2.4.7.7. Track Selector                           | 6  |
|    | 2.4.7.8. Encoder と Output                         | 6  |
|    | 2.4.8. モジュールの配置                                   | 6  |
| 3  | $TCC \vdash U \dashv J = \{i, j \in J, j \in J\}$ | 7  |
| 5. |                                                   | /  |
| 3  | .1. 目的                                            | 47 |
| 3  | .2. 構成構成                                          | 47 |
|    | 3.2.1. Geant3 DICE                                | 7  |
|    | 3.2.2. Digitize                                   | 7  |
|    | 3.2.3. Trigger Electronics Modules4               | 7  |
|    | 3.2.3.1. PatchPanel 関連クラス4                        | 8  |
|    | 3.2.3.2. SlaveBoard 関連クラス4                        | 8  |
|    | 3.2.3.3. HighPtBoard 関連クラス49                      | 9  |
|    | 3.2.3.4. SectorLogic 関連クラス50                      | 0  |
| 3  | .3. ソフトウェアのテストと評価                                 | 50 |
|    | 3.3.1. Digitize, DICE                             | 0  |
|    | 3.3.2. SlaveBoard, HighPtBoard -TestBoardとの比較5    | 5  |
|    | 3.3.2.1. TestVector                               | 6  |
|    | 3.3.3. 運動量 P のトラックでのテスト5'                         | 7  |
|    | 3.3.4. 視覚化                                        | 1  |
| 3  | .4. R-PHICOINCIDENCEMAP                           | 65 |
|    | 3.4.1. 生成ルール                                      | 6  |
|    | 3.4.1.1. セルに1つのPtLevelの入力しかないケース                  | 6  |
|    | 3.4.1.2. セルに複数の PtLevel の入力 (重なる)があるケース           | 6  |
|    | 3.4.1.3. セルに何も入力がないケース                            | 6  |
| 4. | まとめ                                               | 8  |

1. ATLAS 実験

1.1. LHC 計画

現在最も高いエネルギー領域を実現している加速器として LEP (Large Electron Positron Collider) がある。しかし標準理論等の精密検証のためのより精密な測定や、存在が予想されている粒子の探索のために更なる高衝突頻度、高エネルギー領域での実験を行う必要がある。このため現在建設中である LHC (Large Hadron Collider)では、重心系のエネルギーで 14TeV、ルミノシティー $10^{34}$  cm<sup>-2</sup>s<sup>-1</sup>を実現することで、ヒッグス粒子の理論上の質量上限 1TeV のカバー、超対称性粒子の探索、トップクオークの精密観測による標準理論の精密検証、ボトムクオークの観測による CP の破れの精密測定等、さまざまな物理の成果が期待されている。

| 主リング周長       | 26,658,87m               | バンチ間隔      | 25ns                 |
|--------------|--------------------------|------------|----------------------|
| 入射エネルギー      | 450GeV                   | バンチ長さ(陽子)  | 75mm                 |
| 陽子エネルギー      | 7.0TeV                   | 衝突点でのビーム半径 | 16 µ m               |
| 鉛イオンビームエネルギー | 574TeV                   | ビーム衝突角度    | 200 µ rad            |
| ビーム寿命        | 22 時間                    | バンチ内陽子数    | 1×10 <sup>11</sup> 個 |
| ルミノシティー      | $10^{34} cm^{-2} s^{-1}$ |            |                      |

表1:LHCの主要パラメータ

LHC はスイスのジュネーブにある CERN(欧州原子核研究機構)の LEP のトンネルをそのまま 使い、2005 年に稼動開始を予定し現在建設を進めている。



図 1:LHC

#### 1.2. LHCの目指す物理

1.2.1. 標準理論の精密検証例

Top quark の対生成断面積は、833pb と大きいので、積算ルミノシティー30fb<sup>-1</sup>で、2.5×10<sup>7</sup> の Top quark の対生成イベントが生成される。 この大量のイベントデータを用いて、トッ プ・クオークの質量や部分崩壊率の測定によって標準理論の検証を行う。



{a)hadronic top decay チャンネル

(b)multi lepton チャンネル

図 2:トップクオークの崩壊モード

質量の測定は、図 2:トップクオークの崩壊モードの tt->b₩+b₩+-> bb l\* qqにおいて lepton で trigger をかけ測定する。

また、₩ 対生成過程を通して、 Strongly Interacting Higgs 粒子などによる電弱対称性の破れの可能性を探る.

1.2.2. ヒッグス粒子の探索

ATLAS<sup>1</sup>では標準理論の予言するヒッグス粒子の質量 M<sub>H</sub>が 80GeV から 1TeV の範囲で探索する ことができる。理論的な質量の上限が 1TeV であるため、ヒッグス粒子が存在しているなら ば ALTAS によって発見することができる。

ヒッグス探索は LHC ATLAS 実験において要であるので詳しく説明する。 1.2.2.1. **生成過程** 



#### 図 3: グルオングルオン融合

この過程の生成断面積は、20pb(MH=160GeV)と最も多い。しかし Higgs 粒子の崩壊から 出 てきた粒子以外は、大きな横運動量をもつ粒子がなく、バックグランドが厳しい過程であ る



#### 図 4:WW、ZZ 融合

ふたつのクオークから放出された二つの Gauge Boson から H<sub>SM<sup>0</sup></sub>が生成されている。反応断

<sup>&</sup>lt;sup>1</sup>LHCのための汎用測定器ATLAS(A Toroidal LHC ApparatuS)測定器 1.3.で詳しく説明する。

面積は、3.5pb(MH=160GeV)と 比較的大きく、Gauge Boson を放出して反跳したクオークに 起因する 大きな横運動量を持つジェットが2本観測される特徴を持っている。



図 5:W/Z を伴う生成

クオークペアの対消滅で生成された Gauge Boson から、更に H<sub>SM</sub><sup>0</sup> が放射される過程であり、 1.2pb(MH=160GeV)の反応断面積である。 終状態に、Gauge Boson(W/Z)が観測される特徴を 持っている。



#### 図 6:ttを伴う生成

対生成されたトップ・クオークから、 H<sub>SM</sub><sup>0</sup>が放出される過程である。 0.16pb(MH=160GeV) と反応断面積は小さいが、特徴のある Top Quark Pair を終状態に含んでいるので バック グランドが少なく、軽い H<sub>SM</sub><sup>0</sup>には重要な過程である。



図 7:SM ヒッグス粒子の生成過程別の散乱断面積

図 7: SM ヒッグス粒子の生成過程別の散乱断面積にシミュレーションによって得られた陽 子陽子衝突でのヒッグス粒子の生成断面積を示した。

ヒッグス粒子は主にグルオングルオン融合によって生成され、M<sub>H</sub>が大きくなるにつれ WW 融合も同程度になってくることがわかる。

仮に M<sub>H</sub>が 300GeV であった場合、高ルミノシティー運転時 1 年間で gg H によって 10<sup>6</sup>個の ヒッグス粒子が生成される。



図 8:SM ヒッグス粒子の主な崩壊過程における分岐比

 $90 < m_{\rm H} < 150 GeV$ 

この領域ではbb, \* が多いが、グルオン融合による生成からくる場合QCD2jetからのバッ クグラウンドが大きいためトリガーをかけるのが困難となる。そこで分岐比は小さいがH を見る。この領域ではバックグランド上の狭いピークを測定する必要がある。その ため電磁カロリーメーターには優れた、エネルギーと角度の分解能が求められる。

130<m<sub>H</sub> <700GeV

ここではきれいなピークが期待できるH ZZ<sup>\*</sup>  $4l^{\pm}$ を用いる。700<m<sub>H</sub> <1TeV

この領域ではH WW I 2jetsとH ZZ 2*l*<sup>±</sup>2jetsを用いる。主なバックグラウンドはtť、 W+jetsとZ+jetsがある。

1.2.4. ヒッグス粒子の発見能力

ATLAS 実験の  $H_{SM}^{0}$ 発見能力を図に示す。この図から 100fb<sup>-1</sup>(高ルミノシティー運転時において約1年で達する)の積算ルミノシティーで  $H_{SM}^{0}$ が5 、  $m_{H}$ によっては 10 以上の確からしさ<sup>2</sup>で質量上限の 1TeV の領域で発見することが可能である。

<sup>2</sup> ATLAS 実験では  $\equiv \frac{Signal}{\sqrt{Background}}$  と定義している。



図 9: ATLAS 実験の H<sub>SM</sub><sup>0</sup> 発見能力



図 10:ヒッグス粒子の質量測定誤差

また図図 10:ヒッグス粒子の質量測定誤差のように、発見されたヒッグス粒子の質量を 0.2% の精度で 測定することが可能である。

1.2.5. 超対称性など標準理論を越える超対称性粒子などの探索

LEP 実験に於けるゲージ理論の精密検証の結果、超対称性による 力の大統一 の可能性が示 唆された。この超対称性は、 重力まで統一する理論として最も有望視されているものであ り、 ATLAS 実験で発見が可能な領域に、 数多くの新粒子の存在を予言している。

#### 1.2.6. ボトム・クオークの精密研究

宇宙には、物質と反物質が非対称に存在しており、 これが現在の宇宙の豊かな構造の源に なっている。この非対称性の謎を解く鍵であると期待されている 「CP の破れ」を、ATLAS 実験で生成される B メソンを用いて精密に測定する。また、ボトム・クオークの稀崩壊現 象を探索することは、 標準理論を超える新しい物理を探る重要な手段でもある。 1.2.7. QCD の精密研究

高い横運動量を持ったジェット・イベントの生成断面積の測定を通して、 10<sup>-18</sup>cmの極超 微細なスケールで、クオークを観察することが可能になり、 現在「素粒子」と考えられて いるクオークに内部構造がないかを探ることが ATLAS 実験では可能である。

1.3. ATLAS 検出器

LHCには4つのバンチ衝突点があり、その1つにLHCのための汎用測定器ATLAS(A Toroidal LHC ApparatuS)測定器が設置されている。ATLAS 検出器に要求される性能は  $10^{34}$  cm<sup>-2</sup> s<sup>-1</sup> という高ルミノシティーによって電子、光子、ミューオン、ジェットなどが高 いレートで検出器に到達するためこれに耐えられ、また確実に測定する必要がある。 ATLAS



図 11: ATLAS 検出器

1.3.1. 内部飛跡検出器(Inner Detector)

Inner Detector は次の検出器から構成される。

• Pixel Detector

最内層に設置され、高精度の位置測定を行う。

• SCT

Pixel DetctorとTRTの中間に設置され高精度の位置測定を行う。

• TRT

最外層に設置されており、半径 4mm のストローチューブ検出器で、トラッキングの他に遷

移放射を利用した電子識別を行う。

1.3.2. カロリーメータ

カロリーメータは入射粒子の起こしたカスケードシャワーによって入射粒子のエネルギー を測定する。

1.3.3. ミューオン検出器



図 12:ミューオン検出器

ミューオン検出器には次に挙げる検出器がある。

- MDT(Monitored Drift Tube):運動量を高精度で測定をおこなう。
- CSC(Cathode Strip Chamber)
- RPC(Resistive Plate Chamber), TGC(Thin Gap Chamber): RPC はバレル部、TGC はエン ドキャップ部のそれぞれミューオントリガーと第二座標の測定を行う

TGC は 1<| |<2.7 の領域<sup>3</sup>をカバーし、triplet, middle doublet, pivot doublet と 3 層から構成される。ガスギャップに張られたワイヤーによって r 座標<sup>4</sup>、ワイヤーに対して垂直なカソードストリップによって 座標を測定する。



図 14:TGC のTriplet とDoublet

図 13: TGC の構造は TGC の断面であり、Grapite にはさまれたガスギャップに 1.8mm 間隔 でWire が張られている。Triplet と Doublet の構造を図 14: TGC の Triplet と Doublet に 示した。Triplet は Wire の張られているガスギャップ 3 層と Strip 2 層、Doublet ではガス ギャップ 2 層 Strip 2 層から構成される。

<sup>3</sup> ある位置に飛んでくる粒子数をNとすると $\frac{dN}{d}$ が一定となるよう定義する。ビーム軸と、

InteractionPoint とある位置とをつないだ直線との成す角 によって、  $=-\ln \tan(\frac{-}{2})$ と定

義する。

4 ATLAS 検出器ではビーム軸方向に z 座標を取った円筒座標系を用いる

2. ATLAS 実験のトリガーとデータ収集システム

LHCでは40MHzでバンチがクロスし1回のクロッシングで平均20個のイベントが発生する。 精密な情報全てをデータストレージへ保存することが困難であるので、興味のある重要な イベントのみを選別する必要がある。この選別をTrigger Systemによって行い、最終的に 100Hz程度までレートを落とし、ストレージへ保存する。

2.1. 概要

2.2. トリガとデータ収集システムの構成

ATLAS のトリガーとデータ収集(DAQ)のシステムはその選別の効率を上げるために事象選別を三段階にしている。各段階ではその前の段階の選別によって絞り込まれた領域についての情報を追加することによってより精密な事象選別を行なう。三段階の選別をそれぞれLevel-1 トリガー,Level-2 トリガー,Event filter と呼んでいる。次にそれぞれの選別について説明する。



図 15:トリガーシステムの構成

2.2.1. Level-1 trigger

Level-1(LVL1) トリガーではトリガー用ミューオン検出器から得られる r 座標と 座標と 横運動量と、全てのカロリーメータのエネルギー情報をもとに選別を行なう。Level-1 ト リガーの段階ではカロリーメータのエネルギー情報は、情報量が非常に多いため位置の精 度を落している。この選別により 75kHz までイベント・レートを落す。Level-1 トリガーの Latency<sup>5</sup> は 2.5 µ sec である。LVL1 での選別は主にコインシデンス<sup>6</sup>とベトーの組み合わせ で行なわれる。LVL1 トリガーで選ばれたイベントは Read Out Driver(ROD)によってフロン トエンドからデータを転送され Read Out Buffer(ROB) に貯められる。このときデータは時 間・空間的に局所的に分布しているので Derandomizer と呼ばれるバッファーに一時的にキ ューとして貯められ転送される。レベル 1・トリガーで選択された事象のデータは Level-2

<sup>&</sup>lt;sup>5</sup> バンチ衝突後から、LVL1トリガー判定がLVL2に送られるまでの、許される時間 6 異なる層の WireGroup(Strip)が、ほぼ同じの範囲、同じ bunch 内に hit が有った場合 そこに粒子の通過があったと判断すること。2 out-of 3 Coincidence とは 3 層のうち 2 層以 上の hit があった場合に Coincidence が成立することをいう。

トリガーでの判定が終るまで ROB に保持される。

2.2.2. Level-2 trigger

Level2(LVL2) トリガーでは LVL1 トリガーによって与えられる Region-Of-Interest(Rol) のデータを利用して注目する検出器の領域を絞り込むことで、精度のよい選別を行なう。 LVL1 では個々の検出器系で独立して判定が下されたが、LVL2 では内部飛跡検出器を含め て各検出器系からの情報を組み合わせて判定が下される。この Rol のデータに含まれるト リガーの対象の位置情報、横運動量やイベントのエネルギーの和の情報をもとに ROB に保 持されている全てのデータの中から必要なデータを選び出して LVL2・トリガーの判定に用 いる。LVL2 で必要するイベントデータは LVL1 でのデータよりも精度が高いが、一般に Rol に対応する検出器の全体に対する割合は小さく、データ量の割合は数% 程度である。この Rol の仕組みを使うことでイベントデータの読み出しに必要な時間を抑えることができる。 ミューオンについては LVL2 で MDT の情報を追加することで横運動量の精度が高くなるので、 閾値付近での選別がより正確になる。またカロリーメータの情報を合わせることで、ミュ ーオンの Isolation を判定することが可能になる。LVL2 trigger の Latency は 1msec か ら 10msec である。

2.2.3. Event Filter

LVL2 トリガー以降は通常オフラインで用いられるアルゴリズムや手法をオンラインに適用 したイベント・フィルター(EF)を用いて選別が行なわれる。ここでは最新の検出器の較正 や配置、磁場についての情報が用いられる。これは最終的な選別であり、選択されたイベ ントはオフラインの解析のためにデータ・ストレージに書き込まれる。イベント・フィル ターの出力のレートは 100Hz 程度であり、これは平均 2MB/bunch なので 200MB/s に相当す る。

2.3. Level-1(LVL1) Muon Trigger System

Muon trigger system の役割はミューオン以外の粒子によるチェンバーの信号や検出器な どのノイズを落し、高い Pt(横運動量)のミューオンを含む事象を選択することである。そ の際にミューオンの Pt について閾値を設けて、その閾値以上の Pt を持つミューオンだけ を選択する。ミューオンの Pt の閾値は Low Pt 用3 段階、High Pt 用3 段階の計6 段階が 用意されている。LVL1 ミューオントリガーシステムの機能は

- LVL2 トリガーのための Rol 情報の生成
- CTP(Central Trigger Processor) へ送られる Pt 閾値ごとのミューオンの数の算出
- DAQ システムのためのデータの読み出し
- 検出器またはエレクトロニクスの状態のモニタリング
- 検出器のコントロール(パラメータの設定など)
- トリガーシステム自身のテスト・診断

などがある。Pt 閾値の定義はこの値より大きな Pt のミューオンのトリガー効率が 90% 以上になる Pt の閾値である。また性能に対する要求は

- Pt threshold を6~35GeV の範囲で設定できる。
- | |<2.4 の範囲においてミューオンに対する平均のアクセプタンスが 90% 以上である。</li>
- 設定した Pt 閾値でトリガー効率が鋭く落ちている。鋭さの定義の例として、実際の Pt が設定した閾値よりも大きいミューオンが 25% 以上あることなどである。しかしこの要求はミューオンがどのような過程(W、Z の崩壊、b クォークの崩壊など) から生じたかを考慮しなければならない。

などがある。LVL1 muon trigger では RPC と TGC の二種類のトリガーのためのミューオン 検出器が用いられる。| |<1.05 の領域(バレル部)のトリガーは RPC が行ない、1.05 < | | < 2.4 の領域(フォワード・エンドキャップ部)のトリガーは TGC が行なう。Muon trigger system の中で Level-1 endcap muon trigger では主に chamber の信号のコイン シデンスを要求することでバックグラウンドやノイズなどによる偶発トリガーを防ぐ。こ

のコインシデンスの判定は後述する Slave Board, High-Pt Board, Sector Logic で段階的 に行なわれる。今後、コインシデンスの条件を満たした信号をトラックと呼ぶことにする。 特に Slave Board のコインシデンスの条件を満たした信号を Low Pt トラックと呼び、 High-PtBoard のコインシデンスの条件を満たした信号を High Pt のトラックと呼ぶことに する。Pt の閾値よる選別を行なうためには、Level-1 トリガーでもミューオンの Pt を求 める必要がある。TGC ではトロイド磁場によるミューオンの変向角から Pt を測定する。低 い Pt のミューオンは Slave Board で求めた Middle Doublet と Pivot Doublet の間での r 方向のミューオンのヒット位置の差 R, 方向、 から運動量のそれぞれの方向の成分 を測定する。同様に高い Pt のミューオンは High-PT Board で求めた Triplet と Pivot Doublet の間の R, から運動量のそれぞれの方向の成分を測定する。Sector Logic で はHigh-PT Board からの R, について Pt の閾値ごとに R- Coincidence を行う。ここ で Pt の大きさと R, 対応づけられ、閾値ごとにトリガーしたミューオンの数が決定す る。 TGC からの信号は Patch Panel でバンチクロッシング ID、TGC の重なり部分にある WireGroup の OR'ing の処理された後、Slave Board では WireGroup, Strip の信号それぞ れについて、triplet と doublet のそれぞれでのコインシデンスがとられる。次に High PT Board では triplet と doublet のコインシデンスの結果を用いて WireGroup, Strip それぞ れの信号でのコインシデンスを判定する。最後に Sector Logic では WireGroup と Strip の 信号、つまり r 座標と 座標についてのコインシデンス(R- Coincidence)を判定する。最 終的には Pt の閾値ごとのトリガーしたミューオンの個数を Level-1 trigger の結果として 出力する。

2.4. 前後方ミューオントリガーシステム

ここからがトリガーシミュレーションが実装すべきパートとなる。主に機能に絞ってみて いくことにする。

2.4.1. 前後方ミューオントリガーシステム用 TGC の構成と配置

Trigger System では複数の TGC を 1 枚の TGC Sector として扱い、TGC Sector 単位で処理 を行う。このとき TGC の境目に不感領域を作らないために TGC は重ねられ配置される。こ の重なりは z の小さいほうを front、大きいほうを back と呼ぶ。また TGC Sector も同様の 理由で重ねられ、現在の設定では Even Sector では z が小さく、Odd Sector では z の大き い位置に置かれている。



図 16:Trigger Sector の構成 (x-y 断面)

図 16: Trigger Sector の構成 (x-y 断面)の Sub-Sector とは SectorLogic が R-Coincidence を行うに R- Coincidence Matrix<sup>7</sup> がカバーする範囲に対応している。この 図に表示されている、Forward<sup>8</sup>, Endcap 含めた合計 9 Sector をまとめて Octant と定義す る。



図 17:TGC の重なり

<sup>7</sup> 45 で詳しく説明するが、 R, を合成し Pt を決定するものである。

<sup>&</sup>lt;sup>8</sup> 1.0< <1.9 の領域を Endcap, 1.9< <2.4 の領域を Forward と呼ぶ。

TGC の重なりと、TGC Sector の重なりによって station<sup>9</sup>内の TGC は 4 つの z 位置を持つこ とになる。図 17: TGC の重なりには TGC を表す箱が 4 つ示されており、1 つの箱には Wire を含む gasgap を表す線が引かれている。この図の場合 Doublet の 2 本が描かれており Triplet の場合は 3 本となる。



TGC は z=7m 付近に設置された EI/FI, z=13m 付近の Triplet(M1, ST1)、 z=14m 付近の Middle Doublet(M2, ST2)、そして z=14.5m 付近の Pivot Doublet(M3, ST3)と配置されている。

<sup>&</sup>lt;sup>9</sup> Triplet, Middle Double, Pivot Doublet をそれぞれまとめたものを station と呼び ST また は M と表す。





図 20: Trigger の方法

Interaction Point で生成された粒子は磁場のある領域で曲げられた後、Triplet plane, Middle doublet plane, Pivot doublet plane を通過していく。このとき Pivot plane を通過 した場所と Interaction Point とを結んだ直線と Triplet plane との交点と、track が Triplet を通過した点との差(R,)によって Pt を求める。この Pt によって Trigger するかど うかを決定する。

2.4.3. Board Connection

Sector 内に設置されるボードと接続を図 21:ミューオントリガーシステムの構成に示す。 WireGroup から送られる信号はWireTripletSlaveBoard, WireDoubletSlaveBoard で処理さ れ WireHighPtBoard へと送られる。一方 Strip の信号は StripTripletSlaveBoard, StripDoubletSlaveBoardを経て StripHighPtBoard へと送られる。

最後に WireHighPtBoard と StripHighPtBoard で決まった R, 情報と EI/FI の情報が SectorLogic へと送られる。





図 22:ボードの接続とネーミング

図 22:ボードの接続とネーミングは1つの Sector の処理に関わるボードとその名前が記 されている。箱の中の名前がボードで名で、NAME[type][number]となっているのはソフト ウェアでのインスタンスである。PatchPanel を例として次に挙げる。

PatchPanel : NAME PP

| BoardType | enum                                      |
|-----------|-------------------------------------------|
| WTPP      | 0                                         |
| WDPP      | 1                                         |
| STPP      | 2                                         |
| SDPP      | 3                                         |
|           | BoardType<br>WTPP<br>WDPP<br>STPP<br>SDPP |

ボード名の E は Endcap, F は Forward であり、S は Strip、W は Wire としている。

2.4.4. PatchPanel

PatchPanelの機能はバンチクロッシングの Identification(ID)、SlaveBoard への信号の分配、信号の OR'ing であるが、シミュレーションではバンチクロッシング ID 付けを行う必要がないため PatchPanel 内での connection と OR'ing についてのみ説明する。

2.4.4.1. Connection

PatchPanel Id, connector Id, 接続される SlaveBoard Id を図 23: EndcapWireDoubletPatchPanel から図 27:StripTripletPatchPanelに示す。



# PatchPanel Endcap Wire Doublet

23 : EndcapWireDoubletPatchPanel

#### L3,L4 という表記は

- L0 Triplet Layer0
- L1 Triplet Layer1
- L2 Triplet Layer2
- L3 Middle Doublet Layer0
- L4 Middle Doublet Layer1
- L5 Pivot Doublet Layer0

#### L6 Pivot Doublet Layer1

としている。図の中央にあるのが PatchPanel のボードで、そこに左側から TGC からの入力 が示されている。LO~6 で描かれている箱がオフセットされているのは TGC Sector 内の front,back を表しており、左側が front,右側が back となっている。

[IN]Connector id, Ppid, [OUT]Coin id の下にはソフトウェア内での Numbering が記されている。

## PatchPanel Endcap Wire Triplet



同じHighPtBoardに接続されるSlaveBoard Idは同色で描かれている。



25 : ForwardWirePatchPanel





🛛 26:StripDoubletPatchPanel







27 : StripTripletPatchPanel

2.4.4.2. OR 'ing

TGC の境界では inefficient な領域を作らないために重なりがあるが、Trigger system で は TGC Sector を 1 枚の chamber として処理を行う。このため back と front の TGC の重な り部分にある WireGroup は trigger system 内部では同じ WireGroup として扱う。このため の OR ' ing を PatchPanel で行う。

TGC 内での WireGroup の Numbering は、台形の短辺側からスタートを1として決める。TGC Sector 内で1枚の chamber として扱ったときの Numbering を GlobalWireGroupNumber と呼び、の小さいほうから0をスタートとしている。

2.4.5. SlaveBoard

SlaveBoard の主な機能を挙げる。

WireDoubletSlaveBoard

2 Doublets の4層あるチェンバーからの位置を表す WireGroup の信号に対し3 out-of 4 のコインシデンスをとりヒット位置<sup>10</sup>を出力する。コインシデンス条件を満たすトラックに

<sup>&</sup>lt;sup>10</sup> Coincidence を満たした track の Pivot plane での GlobalWireGroupNumber をヒット

ついてはMiddleDoublet,PivotDoublet間の Rまたは を出力する。

• WireTripletSlaveBoard

Triplet の3層ある WireGroup からの信号に対し 2 out-of 3 のコインシデンスをとりヒット位置だけを出力する。

• StripTripletSlaveBoard

Triplet の2層ある Strip からの信号に対し1 out-of 2 のコインシデンスをとりヒット 位置だけを出力する。

• StripDoubletSlaveBoard

2 Doublets の 4 層ある Strip の信号に対し 3 out-of 4 のコインシデンスをとりヒット位置を出力する。 コインシデンス条件を満たすトラックについては MiddleDoublet,PivotDoublet間の Rまたは を出力する。

2.4.5.1. Input

PatchPanel1枚に対し SlaveBoard は2枚が接続される。そのデータを図 SlaveBoard の入力 ビットに示す。WDSB(WireDoubletSlaveBoard)を例に挙げて説明する。WDSB には PivotDoublet から 36channel が入力される。Doublet は2枚からなるので 36x2の入力があ る。MiddleDoublet からは44channel が入力されこれも2倍の44x2の入力で、WDSB には 36x2+44x2channel の入力があることになる。

Layer と書かれている下の箱の中にはソフトウェア内での Numbering が書かれている。



| WTSB     | WDSB                                | SDSB      | STSB                                |
|----------|-------------------------------------|-----------|-------------------------------------|
| 36bit x3 | 36bit x2(pivot)<br>44bit x2(middle) | 32 bit x4 | 32bit x2(pivot)<br>32bit x2(middle) |

|              |                            | Layer3                                                                                              |    |                                                                                                                 | Layer4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|--------------|----------------------------|-----------------------------------------------------------------------------------------------------|----|-----------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|              | [6+32+6}x2                 | 01234 ••• 4                                                                                         | 3  | 44 • • •                                                                                                        | 87                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| WDSB         |                            | Layer5                                                                                              |    |                                                                                                                 | Layer6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|              | [2+32+2]x2                 | 01234 ••• 3                                                                                         | 5  | 36 • • •                                                                                                        | 71                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|              |                            |                                                                                                     |    |                                                                                                                 | Layer0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|              | [2+32+2]                   |                                                                                                     |    | 36 • • •                                                                                                        | 71                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| WTSB         |                            | Layer1                                                                                              |    |                                                                                                                 | Layer2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|              | [2+32+2]x2                 | 01234 • • • 3                                                                                       | 5  | 36 • • •                                                                                                        | 71                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|              |                            | Layer0                                                                                              |    |                                                                                                                 | Layer2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|              | [32]x2                     | 01234 • • • 3                                                                                       | ٦. | 32 • • •                                                                                                        | 63                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|              |                            | *·····································                                                              | -  | the second se | and the second |
| SDSB         |                            | Layer0                                                                                              |    |                                                                                                                 | Layer2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| SDSB         | [32]x2                     | Layer0                                                                                              | 1  | 32 • • •                                                                                                        | Layer2<br>63                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| SDSB         | [32]x2                     | Layer0<br>0 1 2 3 4 • • • 3<br>Layer3                                                               | 1  | 32 • • •                                                                                                        | Layer2<br>63<br>Layer4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| SDSB         | [32]x2<br>[32]x2           | Layer0<br>0 1 2 3 4 • • • 3<br>Layer3<br>0 1 2 3 4 • • • 3                                          |    | 32 • • •                                                                                                        | Layer2<br>63<br>Layer4<br>63                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| SDSB<br>STSB | (32)x2<br>[32]x2           | Layer0<br>0 1 2 3 4 • • • 3<br>Layer3<br>0 1 2 3 4 • • • 3<br>Layer5                                |    | 32 • • •                                                                                                        | Layer2<br>63<br>Layer4<br>63<br>Layer6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| SDSB<br>STSB | [32]x2<br>[32]x2<br>[32]x2 | Layer0 0 1 2 3 4 • • • 3 Layer3 0 1 2 3 4 • • • 3 Layer3 0 1 2 3 4 • • • 3 Layer5 0 1 2 3 4 • • • 3 |    | 32 · · ·<br>32 · · ·                                                                                            | Layer2<br>63<br>Layer4<br>63<br>Layer6<br>63                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |

図 28:SlaveBoard の Input-bit 数

2.4.5.2. Coincidence Logic

入力された信号に対しコインシデンスを取る。WireTriplet では通常 2 out-of 3 でコイン シデンスを取るがバックグラウンドの頻度が高い場合のために 3 out-of 3 のロジックも 用意する。DSB のコインシデンスロジックは Middle が行、Pivot が列として入力されるマ トリックス状になっているためコインシデンスマトリックスと呼ぶ。入力された信号のコ インシデンスマトリックスへの接続を示す



図 29:DSB での入力からCoincidenceMatrix への接続

コインシデンスマトリックスは図中の pivot からの入力と middle からの入力が交差した場所にある 0.5+4+4+0.5 に分けられた長方形の領域にある。

次に各ボードごとのコインシデンスロジックを挙げる。

2.4.5.2.1. WireDoublet

コインシデンスマトリックスではまず 1hit,2hit の判定が行われる。1hit,2hit とはそれぞ れ、Doublet の 2 層のうち 1 層だけに信号があった場合、2 層ともに信号があった場合をい う。図 30: WDSB の CoincidenceMatrix に示された And 記号が 2hit の判定を行い、長方形 の箱で 1hit の判定を行う。これを LocalCoincidence と呼ぶことにし、Coincidence の結果 は LCOut[]に収められる。その後 Pivot からの 1hit,Middle からの 2hit またはその逆 Pivot から 2hit,Middle から 1hit があれば 2 out-of 3 が成立したとして Hit 位置 R または

を出力する。2 out-of 3 を判定している正方形の箱を element と呼び、ここでは図中の pCh, iCh で示された番号を用いて eltement (pCh, iCh) とあらわすことにする。p Ch はコイン シデンスが成立した場合のヒット位置として用いられる。



30 : WDSB *O* CoincidenceMatrix

ただし、Doublet では、図 29:DSB での入力から CoincidenceMatrix への接続で示すよう に CoincidenceMatrix 4 つ分の領域から出力は 1 つとなるためシミュレーションではそれ ぞれを分ける必要がないため CoincidenceMatrix 4 つ分を 1 つのオブジェクト<sup>11</sup>としており、 これを CoincidenceSubMatrix と呼んでいる。

2.4.5.2.2. StripDoublet

StripDoublet において WireDoublet と異なる点は入力される信号のチャンネル数のみであ ると考えていたため WireDoublet と同じ Logic を用いて ASIC の開発をおこなってきた。し かしシミュレーションによって運動量 Pがのトラック<sup>12</sup>を入力したところが1となっ てしまった。これは Middle と Pivot では element が一致していないために起こるものだと 考えられる。



この図で、Middle では element 番号が 2 であるのに対し Pivot では 1 となっている。そこ

る。

12 飛跡が直線となるトラック

<sup>&</sup>lt;sup>11</sup> 正確にはnChAdj,MatrixOverLapで示された領域を含め1つのオブジェクトとなってい

でシミュレーションでは CoincidenceMatrix を図 32: 変更後の SDSB の CoincidenceMatrix のように変更した。これによって Pt の入力に対して =0 とする事が出来た。ASIC に 反映するかどうかは現在検討中である。



図 32:変更後のSDSB のCoincidenceMatrix

2.4.5.2.3. WireTriplet

WireTriplet では Triplet の Layer0,1,2 からの信号に対して 2 out-of 3 のコインシデン スを取る。Logic は図 33: WTSB の CoincidenceMatrix に out として示した。コインシデン スを取った後 32bit ずつ 3 つの領域に分けられ、declustering, encode と処理される。





2.4.5.2.4. StripTriplet

StripTriplet の Logic を図 34: STSB の CoincidenceMatrix に示す。1 out-of 2 の論理に 従い出力された後4つの領域に16bit ごと分けられ、declustering, encode と処理される。



🛛 34 : STSB 🕖 CoincidenceMatrix

なお STSB ではこの CionsidenceMatrix が 2 つ実装される。

2.4.5.3. Declustering

コインシデンスを取られた信号が連続していた場合、その中から1の信号だけを選択する。 ず Declustering logicのように信号番号の小さいほうから2番目の channel を選び出力する。

### **Rule for Declustering**



🛛 35:Declustering logic

2.4.5.4. Encode **と**Output

Declustering されたヒット位置は図 SlaveBoard の Output 中の pos で示された bit 数に encode される。WireDoublet と StripDoublet では 32 のチャンネル番号が 5bit に、 R は 符号 1bit とr 3bit となる。WireTriplet では 5bit に encode されるがヒットの有無は図中 に hit で示した 1bit で表し、ヒットがない場合 hit:0 pos:00000 ヒット位置が 0 の場合 hit:1 pos:00000 と表す。StripTrplet ではルールは WireTriplet と同じで pos を 4bit と する。

SLB OutPutFormat

A: ôr A:pos WD B: ôr B:pos 13 5 13 5 18bit ٨ +→1.0→1,-→0 SD B: ôr B:pos A: ôr A:pos 13 5 13 5 18bit WT. c:hit c:pos b:hit b:pos a:hit a:pos 1 5 1 5 1 5 18bit ٨ Nohit 00000 00000 0 31 111111 ST d:hit d:pos c:hit c:pos b:hit b:pos a:hit a:pos 4 4 1 4 4 20bit 1 1 1 図 36:SlaveBoard のOutput-bit 数

2.4.6. HighPtBoard

HighPtBoard の機能は DoubletSlaveBoard と TripletSlaveBoard から送られてくるヒット位置の信号に対し And を取り、Doublet、Triplet 間の 値を求めることである。ヒット位置の差 Rまたは を求めるために DoubletSlaveBoard からの信号は行、TripletSlaveBoard からの信号は列として And 回路のマトリックスに入力される。

WireHighPtBoard<sup>13</sup>の1つのチップは6×4つのマトリックスから構成されており個々のマトリックスはPtの大きい順番(Rの小さい順番)に1つのヒットが選ばれる。このときマトリックスの出力はないが、DoubletSlaveBoardからの信号がRを持っていればそのDoubletSlaveBoardからの信号をマトリックスの出力とする。マトリックス4つ分をマトリックスブロックと呼ぶことにする。次にTrackSeclectorにより6つのマトリックスブロックから最大2つのヒットが選ばれる。このときHighPtマトリックスからの出力がLowPtの出力より優先される。最終的にヒット位置の情報は捨てられ、6つのBlockのいずれの出力であったか、Blockの中では上位半分か下位半分かという情報と、R、その出力がHighPtが出したものであるかという情報が出力される。

<sup>&</sup>lt;sup>13</sup> StripHighPtBoard が WireHighPtBoard と異なる点は、Strip では 2 つのマトリックス が 1 つのチェンバーを受け持つため、 を求める際に別のチェンバーからの信号を区別 しそれぞれを別のマトリックスに入力しているところにある。



図 37:WireHighPtBoard の概要

#### 2.4.6.1. Input

WireHighPtBoardへの入力の中心となるのはWireDoubletSlaveBoard3枚分(64channel×3) とWireTripletSlaveBoard2枚分(96channel×2)である。ただし列として入力される WireTripletSlaveBoardの端の領域についても R を求めるためにその両端に隣から 20channelづつ受け入れる。

StripHighPtBoard は StripDoubletSlaveBoard 3 枚 分 ( 64channel × 3 ) と StripTripletSlaveBoard 3 / 2 枚分 (64channel × 2) が入力される。 3 × 1 / 2 枚となって いるのはStripTripletSlaveBoard 1 枚でチェンバーにして 2 枚分 64 × 2channel の処理を行 っているためである。

Bit 数を図 38: HighPtBoardの Input の bit 数に示す。図 22:ボードの接続とネーミング に、SlaveBoard で出力され、HighPtBoard へ入力されるデータを書き入れた図が図 39: SlaveBoard との接続となる。
#### HPB InPutFormat

WHPB

#BID:banchID HBid:HighPtBoardID TYPE:BoardType[0:wire] REGION:[1:forward 2:endcap]

ÓB ÓB 1A 1A 28 28 block DA DA 1B 1B 2A 2A WD pos delta pos delta pos delta pos delta pos delta pos delta type 5 4 5 4 5 4 5 4 5 4 5 4 bit

WT OC 1A 1B 1C 2A 2B 2C 3A pos pos pos pos pos pos pos 6 6 6 6 6 6 6 6

SHPB

#BID: banchID HBid: HighPtBoardID TYPE: BoardType[1:Strip] REGION: [1:forward 2:endcap]

| SD | 0A<br>pos<br>5 | 0A<br>delt<br>4 | 01<br>a p<br>5 | s OB<br>os dei<br>4 | lta            | 1A<br>pos<br>5 | 1A<br>delt<br>4 | 1B<br>ta pos<br>5 | 18<br>3 de<br>4 | lta            | 2A<br>pos<br>5 | 2A<br>delta<br>4 | 2B<br>pos<br>5 | 2B<br>delta<br>4 | block<br>type<br>bit |
|----|----------------|-----------------|----------------|---------------------|----------------|----------------|-----------------|-------------------|-----------------|----------------|----------------|------------------|----------------|------------------|----------------------|
| ST | 0A<br>pos<br>5 | ОВ<br>pos<br>5  | 0C<br>pos<br>5 | 0D<br>pos<br>5      | 1A<br>pos<br>5 | 1B<br>pos<br>5 | 1C<br>pos<br>5  | 1D<br>pos<br>5    | 2A<br>pos<br>5  | 2B<br>pos<br>5 | 2C<br>pos<br>5 | 2D<br>pos<br>5   |                |                  |                      |





図 39:SlaveBoard との接続

WireTriplet と StripTriplet の pos にはヒットの有無 1bit が含まれている。 次に入力されたデータの流れを図 40:WireHighPtBoardの概要と図 41:StripHighPtBoard の概要に示す。



図 41:StripHighPtBoard の概要

図 40:WireHighPtBoard の概要のマトリックス部分を詳しく見たものが次の図 42: WireHighPtBoardのマトリックス部でありマトリックスブロック<sup>14</sup>と呼んだものはMatrix4 つからなり、これが6つあることがわかる。

14 マトリックスブロックは 32channel の領域からなり、R 方向では

1SubSectorCluster:2SubSector、 方向では 0.5SubSectorCluster:2SubSector に該当する。



図 42:WireHighPtBoard のマトリックス部

2.4.6.2. Decode

SlaveBoard のヒット位置の情報は encode されているため decode を行う。pos 5bit は 32channel へ, pos 4bit は 16channel へ decode される。

2.4.6.3. MatrixStructure

マトリックスの行に入力された Doublet、列に入力された Triplet の信号は element で And が取られる。And 論理が成立した element は図に示された 値を出力する。これらの出力のうち の値が最小のものをマトリックスの出力とする。

ただし列の端の領域では

Element(I,0), Element(I,1)は の値として-15、

Element(I,2), Element(I,3)は の値として-14、



☑ 43 :HighPtBoard の MatrixStructure

2.4.6.4. TrackSelector (H/L - Select)

6つのマトリックスブロックから最大で6つのヒットが TrackSelector に送られてくる。 この中から Pt の大きい順(値の小さい順)に最大で2つのヒットを選び出力する。出力 される2つのヒットには優先順位があり優先順位の高い方をA低い方をBとして出力する。 HighPt の出力とLowPt の出力ではHighPt が優先され、それぞれ HighPt、LowPt の中では の値が小さいものが優先される。

2.4.6.5. Encode **と**Output

マトリックスから出力された の値は図 44:HighPtBoard の Output の bit 数の dev<sup>15</sup>で示 された bit 数に Encode される。

その後6つの Block のいずれの出力であったか(HitID)、Block の中では上位半分か下位半分かという情報(pos)<sup>16</sup>と、 R(dev)、その出力がHighPt が出したものであるか LowPt が出したものであるかという情報(pt)が出力される。

<sup>15</sup> ソフトウェア内では delta を dev とかく

<sup>&</sup>lt;sup>16</sup> HitID、pos によって示される 12 に分けられた領域は 1SubSector にあたる。

### HPB OutPutFormat

```
WHPB
#HPB BID:BanchID HBid:HighPtBoardID
      TYPE:BoardType REGION: [1: forward 2:endcap]
А
Pt HitID pos dev
1 3
         1
             5
                   bit
                           total:10
R
Pt HitID pos dev
1 3
         1
             5
                   bit
                           total:10
SHP8
#HP8 BID: BanchID HBid: HighPtBoardID
      TYPE:BoardType REGION: [1: forward 2: endcap]
А
Pt HitID pos dev
1 3
                   bit
                           total:10
             5
         1
B
Pt HitID pos dev
1 3
         1
             5
                   bit
                           total:10
```

#### 図 44:HighPtBoard のOutput のbit 数



☑ 45 : HighPtOutPut

### 2.4.7. SectorLogic

SectorLogicではHighPtBoardの出力する R、 からPtを決定する。 R、 は R-PhiCoincidenceMatrix<sup>17</sup>と呼ばれるPtごとに6枚に分けられたMatrixに入力され、 R、

<sup>17</sup> チェンバー上では SubSecor の領域に対応する

の交差するセルに書かれた値<sup>18</sup>がtrueであればそのPtレベルを出力<sup>19</sup>する。HighPtBoard までにR それぞれの方向に対して2つのSubSector<sup>20</sup>ごとに1つのヒットまで絞られてい るが、SectorLogicではR方向に2個、 方向に4個のSubSectorからなるSubSectorCluster の中で1つのヒットについてR- コインシデンスを判定しこれを出力する。この出力は PreSelectorによってEndcapでは23個、Forwardでは8個のSubSectorClusterの中からPt のレベルごとにRの大きいほうから2番目までのヒットを選択する。さらにTrackSelector では各レベルのPreSelectorの出力の中からPtの高い方から2番目までのヒットを選択す る。この2ヒットのPtLevel、位置(R、)がMUCTPI(Muon Central Trigger Processor) に送られる。



図 46:SectorLogic の概要

2.4.7.1. Input

HighPtBoardの出力でヒット位置は channel 単位の情報が捨てられており SubSector 単位の 情報になっている。どの SubSector にヒットしたか、 値は何れかという情報が入力され る。

<sup>&</sup>lt;sup>18</sup> セルに書かれる値はあらかじめシミュレーションによって作っておくことになる。Map

の作成もトリガーシミュレーションの目的の1つとなっている。

<sup>&</sup>lt;sup>19</sup> R- コインシデンスと呼ぶ。

<sup>&</sup>lt;sup>20</sup> SubSectorCluster では2つとなっている。



図 47:HighPtBoard との接続(Endcap)

SectorLogicInputData

EndcapWire

[pos 2 & Sbit[SSC0]] ×2 [pos 12 & Sbit[SSC1-6]] ×2
[pos 12 & Sbit[SSC7-12]] ×2 [pos 12 & Sbit[SSC13-18]] ×2

EndCapStrip

[pos 8 δφ Sbit[Chamber0-1]]×2 [pos 12 δφ Sbit[Chamber2-4]]×2

Forwandwi ne

[pos 12 & Sbit[SSC0-5]] ×2 [pos 4 & Sbit[SSC6-7]] ×2

ForwardStrip

[pos 4 δφ 5bit[Chamber0]]×2

図 48:SectorLogicのInput-bit数

2.4.7.2. SSC

TriggerSector は SubSector と呼ばれる領域に分割されているが、その数は Forward 部で 64 個、Endcap 部では 148 個とかなりの数になる。そのため、全ての SubSector で独立に運 動量測定を行った場合、回路が大きくなってしまい不都合であるため隣接する 2 つの SubSector を R 方向に 2SubSector, 方向に 4SubSector のブロックにまとめて扱い、その 中から 1 つのミューオン track の運動量測定を行うことにしている。



図 49:SubSectorCluster の構造

HighPrBoard からの入力は SSC(SubSectorCluster)に対して R 方向で HitID が SSC を指し、 pos が上半分か下半分かを示す。 方向は HitID が 0<sup>21</sup>であるか 1 であるかを指し、pos が右半分か左半分かを示す。

2.4.7.2.1. Selection Rule

SSC では最大で R 方向から 1 つ 方向から 2 つの入力があり、SSC 内で 2 つのヒットが確定 する場合がある。この時、運動量が大きい方のヒットを出力するが、運動量が同じだった 場合はどちらを出力するか決まっていない。暫定的にシミュレーションでは の小さいほ うを出力することにした。

2.4.7.2.2. TGCとSSCの対応

TGC と SSC の対応について図 50: TGC と SSC の対応を示す。R 方向は矢印で、 方向は SSC の背景色で表した。この図でわかるように、HighPt に送られるまでに R 方向の入力は、基本的に 32 チャンネルに分けられて (PatchPanel、SlaveBoard を経由して)別々の HighPt モジュールの ASIC Chip に送られる。Endcap 領域では、4個の HighPt ASIC で、Forward 領域では、2個の HighPt ASIC で処理される。HighPt ASIC では隣同士の SubSector から 1 つのヒットを選び出したあと、track selector でカバーする範囲内のヒットを2個まで減らして SectorLogic に送っている。図 50: TGC と SSC の対応の HighPt ASIC に付いている 吹き出しは、track selector への入力数と出力数を表したものである。

例えば、 =1.05-1.37 について見てみる。この領域をカバーする R 方向の High-Pt の ASIC は、4 枚の TGC からの入力がある。図 TGC と SSC の対応によると、この領域に対応する SSC は、SSC1 から SSC6 までの 6 個である。SSC の R 方向の大きさは、Hi-PT が 1hit を出力 する大きさに取ったので、この Hi-PT ASIC では最大 6 hit を発生する。Hi-PT ASIC の track selector は、これから 2 hit を選出する。そして、その結果が Sector Logic に送られる。

一方、 方向には、この領域は 4 個の TGC から構成されている。したがって、各 TGC から 2hit 発生するため、合計 8hit が発生する。この領域は 2 個の 方向の Hi-PT ASIC によりカバーされており、それぞれで出力を 2hit に減らして Sector Logic に送っている。

<sup>21 0, 1</sup> とは図 49: SubSectorCluster の構造に記されているように、SSC 内で左側の SubSector 2 つ分の領域を 0, 右側 2 つ分を 1 としている。



図 50:TGC とSSC の対応

2.4.7.3. TGC 境界の問題

Forward 部の Trigger Sector は Pivot Plane において1 枚の TGC Doublet であるのに対し、Endcap 部の Trigger Sector は5 枚の TGC Doublet で構成される。R 方向に4 つある TGC の境界と subsector の境界はどれも一致していない( 方向は、TGC の境界と Trigger Sector の境界が一致している) ため、図 TGC と SSC の対応のように SSC2,4,6,12 では TGC の 境界を内部に持つことになる。

TGC の境界では、Patch Panel で overlap 部の OR を取ることによって double count を防 止するとともに、全体が 1 つの大きな TGC として扱えるように配線されている。そのため、 これより下流の SlaveBoard, Hi-PT では、これらの領域を特別扱いせずに処理が行われて いる。したがって、この TGC 境界を内部にもつ subsector に R 方向の hit が存在した場 合、どちらの TGC 由来の hit か(あるいは両方か)という事は分からない。このことは、R-

Coincidence Logic で 方向の情報と合わせて運動量測定を行う時に問題となる。 方向の信号はTGC ごとに読み出されるため、その subsector を含む SSC2,4,6,12 には同じ 座標に対して 方向のHi-PT からの入力が2 個存在する。そのため、1 つの subsector で 2 通りの運動量測定を行い、その結果から1 つのミューオンの track 候補を選ぶ必要があ る。また、その SSC において、R 方向の入力がTGC 境界を含まない subsector 側にあった 時、これらの subsector に属さない側の TGC から 方向の入力があったとしても、両者 からは1 つのミューオンの track を構成出来ないため、Track 候補から外さなければなら ない。一方、SSC 単位で R- Coincidence Logic を回路に実装することを考慮すると、こ のような複雑な処理を行うTGC 境界を含んだ SSC をそのまま設計すると、他の SSC に比べ て大きく複雑な回路になり、速度面でボトルネックになってしまい、好ましくない。その ため、

- SSC2 SSC2a + SSC2b
- SSC4 SSC4a + SSC4b
- SSC6 SSC6a + SSC6b
- SSC12 SSC12a + SSC12b

このように SSC をそれぞれの TGC からの 方向の入力ごとに独立した 2 つの SSC に分割 し、1 つの subsector で 2 通りの運動量測定を行う必要をなくして TGC 境界を持たない SSC と同等に扱えるようにしている。また、これにより後段の Track Selection Logic に 入力される track 候補は 19 から 23 に増加している。

2.4.7.4. Decoder

HighPt から送られてくる HitID、pos を該当する SubSector に、5bit に encode された R、 を-15~+15,-7~+7にdecodeする。

図には HitID、pos が decode され対応される SubSector を示した。Wire では pos がそのま ま SSC 内の r に対応して SubSector が決まり、Strip では 1 Chamber 内で Hit ID の小さいほ うが 0、大きいほうが 1となり、さらに pos により SubSector が決まる。 EW0

FWO



図 51 : Hit ID と pos の decode

2.4.7.5. R -Coincidence Logic

R- CoincidenceLogicの役割は、R方向(Wire)の Rと 方向(Strip)の から入射ミュ ーオンの横運動量を測定し、6段階の横運動量の閾値に分類して出力することである。R方 向と 方向の入力が存在し LUT (LookUpTable)から Coincidence が取れる track 以外はノ イズや fake hit とし track 候補から排除する。図 52: LookUpTable には LUT の概念図を示 した。Map 内の黒色の部分が true、白色の部分が false であり、入力された R、 は LUT と Coincidence(and)を取り、Coincidence が成立すればそれに応じた Pt Level を true と して出力する。



☑ 52 : LookUpTable

Track に影響を与えるトロイダル磁場は TGC で言う octant に対し対称となっているため 1octant 内全ての SubSector 分(19(SSC)×8(SubSector))×6(Sector)[Endcap]+ (7(SSC)× 8(SubSector))×3(Sector)[Forward]個それぞれ別の LUT を用意し構造の差を吸収する。 2.4.7.6. Track Pre Selector

Pre Selector は TriggerSector 内にある SSC の数だけある R- Coincidence Logic からの 入力から、各 PtLevel ごとに最大 2 つの Track を選び出し SSC の位置情報が付加され出力 される。この時 の小さい(SSC#の小さい)track が優先される。

2.4.7.7. Track Selector

PtLevel ごと6個の Pre Selector から合計12個の track 候補が入力される。この中から Track が2個選ばれる。PtLevel が高い方、PtLevel が同じ場合は SSC#の小さい方が優先さ れる。

2.4.7.8. Encoder **と**Output

SectorLogic が選んだ 2 個の Track の PtLevel を 3bit に、SubSector 単位の位置情報を R 6bit 2bit に encode し出力する。

2.4.8. モジュールの配置

- 3. TGC トリガーシミュレーション
- 3.1. 目的
- トリガーエレクトロニクスシステムが実際に扱うデータと同じデータでシミュレーションを行うことでテストボードで使用するテストベクタを生成する。
- DICE から得たデータからエレクトロニクスシステムの各モジュールに対し実験時に予想されるデータでモジュールの動作、設計の妥当性についての検証を行う。
- SectorLogicで実際に使用する R-PhiCoincidenceMap を作る。
- 最終的にはトリガー効率をシミュレーションによって計算しトリガーエレクトロニク スシステムへの要求を満たしているか検証する。
- 3.2. 構成

3.2.1. Geant3 DICE

Geant3の目的は KeV ~ TeV 領域の高エネルギー粒子と検出器等の物質の相互作用をシミュ レートし、検出器の性能評価をおこなうためのものであり、DICE では Geant3 によって陽子 の衝突後から TGC に到達するまでのシミュレーションを行っている。このときに TGC を通 過した場所の情報も持っているためトリガーシミュレーションではこの位置情報を使う。 3.2.2. Digitize

DICEの出力は座標であるためTGCのWireGroup、Strip Numberに変換する必要がある。



図 53:digitize に関連するクラスのクラス図

クラス図のようにdigitizeはTGCDigilOによってDICEの出力した位置情報をもつdigi.dat を読み込み 1 bunch 分を TGCEvent に持つ。これを WireGroupNumber のデータベース tgc\_wg.dat から読み込んだ TGCWireGroupTable によって GlobalWireGroupNumber に変換す し、TGCASDOut に収める。

3.2.3. Trigger Electronics Modules

トリガーエレクトロニクスシミュレーションが満たすべき仕様は2章で示した。

TGCElectronicsSystem で作られた各ボードクラスは、clockin()で開始され CollectInput() によって前段のボードのアウトプットを集め、Coincidence を行いアウトプットを作るとい う流れになっている。



図 54:TGCPatchPanel のクラス図

TGCPatchPanel クラスは TGCASDOut を collectInputs()によって集め、doOrLogic()によって OR 'ing を行う。





## 図 55:SlaveBoard に関連するクラスのクラス図

TGCSIaveBoard クラスは TGCPatchPanel を collectInput()によって集め、doCoincidence(),

図 56:HighPtBoard に関連するクラスのクラス図



図 57:SectorLogic に関連するクラスのクラス図

3.3. ソフトウェアのテストと評価
各モジュールのテストを行った。
3.3.1. Digitize、DICE
Digitize の出力の検証を以下の方法で行った。



テストの方法は digi の出力する GlobalWireGroup # が tgc.xls<sup>22</sup>のデータベースが想定して いるものと一致しているかどうか比較することで行う。 Tgc.xls は TGCxlsPPanelE クラスとして実装した。

<sup>&</sup>lt;sup>22</sup> TGC のジオメトリーや Wire の Ganging 等多岐にわたり定義している



図 59:実装したクラス



図 60: digi の出力と tgc.xls の PPanelE との比較結果では、縦軸カウント数、横軸 digi の出力と、PpanelE の差としている。-120 の付近に小さい山が見られるがこれはトラック がチェンバーからそれているときに本来-1 を返すべきところで初期化されていない値が返 されていたためで、現在問題なくなっている。

次に0付近を詳しく見ていくことにする。図 61:0付近を Sector ごとに分けた比較結果は 横軸 Sector、横軸 digiの出力と、Ppane IE の差としている。



module = 2,4,6ltz = c,d

図 61:0 付近を Sector ごとに分けた比較結果

Forward と Endcap 部を分けていないため 1,2,3 で重なってしまっているが、tgc\_wg.dat(hlo.txt)はa,cを同じに扱っている。これが+2に山ができる原因と考えられる。



### 図 62:チェンバーのz 座標の定義

Odd Sector 部分では Wire Ganging, channel number が Even Sector と同じ構成になってい るので min~ max のとき Odd Sector では channel が n+2(程度)になる。つまり+2 にある 山は問題がないことわかる。

±1の山に関してはzの定義が完全に一致せず微小なずれがあることが考えられるが、この 比較の目的はプログラムの問題を見つけるためであり、プログラムでデータベースの読み 込みに問題がある場合やコネクションに問題がある場合などは適当な値でのずれやセクタ ーごとにばらつきがあるなどの結果になるはずであり、問題がないことが確認できる。

なお Even Sector と Odd Sector にトラックがまたがった場合トリガーすることが出来なくなる。digi.dat で EVEN ODD 間に track がまたがるケースがどれくらいあるか確認した。

atlas-mu-6.dat 148/9993 [track] = 1.48% atlas-mu+6.dat 100/9504 = 1.05% atlas-mu-20.dat 40/9813 = 0.40% atlas-mu+20.dat 10/9994 = 0.10% Pt が小さいほど増えるもと思われるので最大 6GeV で 1.48%が捨てられることがわかる。

3.3.2. SlaveBoard, HighPtBoard -TestBoard との比較 SlaveBoard、HighPtBoard はテストボードが完成しているので、シミュレーションの Logic は実際にボードの出力と比較することでテストを行う。Logic の妥当性の検証は DICE の出 力をシミュレーションへ入力し、SectorLogic へ入力された R, によって調べる。 テストボードへの入力データは DICE によって生成してもよいが、時間がかかることやさま ざまな Pt のトラックを作るのには適していないこと、TGC の設置している領域では磁場が ほとんどないためトラックが直線であり DICE に頼る必要がないことなどから、テストボー ドとの比較用のトラックジェネレータを作った。 テストボードは PPID Triplet : FWT1, Doublet:FWD1 SLBID Triplet : FWT1, Doublet:FWD1 SLBID Triplet : FWT2, Doublet:FWD3 HPTID EWD1 を想定し 2.36< <2.49, 0< <0.1309 の領域で triplet layer0, pivot layer1 上にランダ ムな点を選びその 2 点を通過するトラックを作った。



図 63:テストボード比較用トラックジェネレータ

このトラックジェネレータの出力は DICE の出力と同じフォーマットにしており、トリガー シミュレーションに入力することが出来る。これを digitize, PatchPanel に通し PatchPanel の出力を SlaveBoard のテストボードへと入力した。



図 64:Trigger Simulation の概念図

トラックは イベント数トラック数 バックグラウンド 10000 1 0 10000 2 0 10000 6 0 で比較を行い一致していることを確認した。 3.3.2.1. TestVector 全てのボードのクラスには TGC \* \* Out というアウトプットのクラスがあるためこれを decode すればそのまま実際のボードとの比較に使うことが出来る。一方入力は前段のアウ トプットクラスを幾つか集めて必要なデータに加工<sup>23</sup>し入力しているためそのまま使うこ とが出来ない。インプットクラスがあったほうが良いが現在の TestVector 生成メソッドで

<sup>&</sup>lt;sup>23</sup> 例として HighPtBoard は Triplet SlaveBoard の隣り合う 4 つの出力を集め、端の 2 つ に関してはそれぞれ 3 つあるブロックから 1 つだけを HighPtBoard の入力としている。

は前段のアウトプットを集め加工している。

3.3.3. 運動量 P のトラックでのテスト

SectorLogic を完成させるにあたって R-PhiCoincidenceMap の生成が必要となる。 TGCSSCController へ入力された R, を使いMapを生成することになるが、この R,

に問題がないかテストを行う。まず P のトラックを使うことにする。これは R, が 0 であるべきだと考えられるため、容易に確認することができ、digitize から SSC の入

力までを通したテストにもなる。

P のトラックの生成には trgen を作ったのでこれを使う。別々のツールを使い比較を行う 際にはチェンバーのジオメトリー等、各パラメータのコンシステンシーが取れているかど うかといった問題が常に付きまとうため、trgen ではトリガーシミュレーションで使用して いるデータベース tgc\_wg.dat を参照するよう変更している。

Rの出力結果を図に示す。横軸が R縦軸が としている。



図 65:シミュレーションが出力した R

これは R の出力を Even、Odd の Sector 別に縦軸に をとってプロットしている。図を見 ればわかるように、Odd Sector では R=-1,0 と問題ないものの Even Sector では R=+2~ +4 となってしまっており、大幅にずれていることがわかる。この問題が起きるケースにつ いて調べる。



図 66:Even Sector とOdd Sector の違い

上段の 12,11,11 22,22 14,13 はそれぞれ sector 内でのグローバルな WireGroupNumber で 下段は SlaveBoard に入力された channel である。22-5=17 の 17 が slaveBoard の出力であ り、最終的に問題の Even Sector の R は ST1 と ST3 の差をとった 2 となる。問題の sector1,3,5 は Even sector であり Even Sector であることが絡んでいると思われる



図 67: Even Sector で問題が出る原因

本来 である track が Even Sector にあたった場合 'として PatchPanel に入力されてし

まう。つまり 9,9,9 が 12,11,11 となっているところである。問題となるのは ST1 では差の 合計が 7 であるのに対し ST3 ではこれが 5 となっているところである。これはシミュレー ションのバグではなく原理的におきてしまう問題だと思われるので tgc.xls の WireGroup と との対応表を元に各 WireGroup それぞれの - 'を計算し、その WireGroup 付近の 1channel が何 に相当するかという数値で割ったもの-つまりその WireGroup で何 channel ずれるか-を全ての WireGroup に対して計算した。



図 68:Even Sector での R

横軸 R、縦軸 としている。なぜこのようにずれてしまうか説明する。同じ の P の track があり =7.5度だけずれていて、それぞれ Even Sector と Odd Sector を通過したものとす る。Odd Sector を通過した track では ST1 には WireGroup9 9 9, ST3 : 11 11を通過する が Even Sector を通過した track では

( - ')/( (n[WireGroup])- (n+1)) [channel]だけずれ ST1 Even: WireGroup12 11 11, ST3 Even: 14 13 にあたる。Odd Sector にあたった場合の channel のずれは ST1: WireGroup 3 2 2, ST3: 3 2 となる。HighPtの delta Rの出力は Odd が 0 であるのに対し Even では 3+2+2 - 3+2 = 2 となるこの 2 すなわち

 $\sum_{layer} \frac{(n, layer, ST1) - '(n, layer, ST1)}{(n, layer, ST1) - (n+1, layer, ST1)} - \sum_{layer} \frac{(n, layer, ST3) - '(n, layer, ST3)}{(n, layer, ST3) - (n+1, layer, ST3)} (= 2)$ を各 でプロットしたものがこの図 68 : Even Sector での R である。 なお ST2、ST3 間でも同様に計算したところ、こちらのケースはほぼ R=0~0.8 と問題のないことが確認された。



図 69:ST2, ST3 間の R

さて、図 69: ST2, ST3 間の R での R に示された ST1, ST3 間のずれが、先のシミュレー ションの出力に表れたものであると考えられる。

解決方法は ST1 の差の合計を減らす (Triplet の Even と Odd 間の距離を縮める)か ST3 の 合計を増やす(Pivot の Even と Odd 間の距離をひろげる)かだが、残念ながら TGC を移動す ることは出来ない。

しかしシミュレータに問題ないかを検証するために ST3 Odd を移動させ、 R=0 となること を確認する。現在 tgc.xls では ST3 の even-odd の距離は 125mm となっている。125mm から 225mm までを 1mm 間隔で移動させ計算した。



図 70:ST3 の Even と Odd を移動させた場合の R

この図から 190mm にすれば-1 から+1 の間に収まりそうであることがわかる。ST3 Even を -74mm 移動した結果シミュレーションの出力も-1 から+1 の間に収まった。これによりシミ ュレータには問題はないと考えられる。



図 71:ST3 Even Sector 移動後のシミュレーションが出力した R

しかし TGC を移動できない以上 R=2~4 ずれてしまう問題は残るが、この問題を考える前に について検証する。

Pt のトラックに対し、 R の出力と同時に も出力される。その結果 全てが+1 で あることが確認された。これは2.3.5.2.2.章の StripDoubletSlaveBoard で説明したことが 原因となっている。

以上のことから最大で R=4, =+1のずれが生じるが、10ctant内での全てのSubSector ごとに別々のR-PhiCoincidenceMapを持つことが出来ること、図EvenSectorでの Rから 任意の ~ +0.015 間での R の幅が幸いにも1以下であることから、どちらも R-PhiCoincidenceMapによって吸収することにする。しかし6GeV以上でもPtの低いトラッ クでは-15< R<15,-7< <7 から外れてしまうケースも少なからず存在し、これをトリガ ーすることは出来ない。



図 72: R がずれた場合に問題となる点

これによってトリガー効率が落ちてしまうことが予想される。

3.3.4. 視覚化

データベースが正しく構築されているかを確認するために TGC のデータベース tgc\_wg.dat を読み込み 3D で表示するツールを作った。のちに digi.dat のトラックを読み込み Track Viewer としての機能も持たせた。

開発には OpenGL という OS に依存しないグラフィックスライブラリを使用し、ウィンドウ 制御とユーザーインターフェイスにはそれぞれ GLUT, GLUI を使用している。Tgc\_wg.dat の Viewer では TGCWireGroupDB クラスからデータを取得し表示している。図 73:tgc\_wg.dat の視覚化-1 では台形の1つがTGC となっている。



図 73:tgc\_wg.dat の視覚化-1

これによって tgc\_wg.dat の持つチェンバーのジオメトリー z, r, h に異常がないことが確認できた。



図 74:tgc\_wg.dat の視覚化-2

ウィンドウ左下に表示されている Rotator と Translator の操作で任意の視点からの確認や Octant, Sector の選択を可能にしている。



図 75:digi.dat(track)の視覚化

図のように track がどこを通過したか確認することが出来る。図にはテストボードとの比較で使用した 2.36< <2.49,0< <0.1309 の領域へ飛ばしたトラックが表示されているが、 Octant=1,Forward,Sector=2 を想定どおり通過していることが確認できる。

現在 TGCEvent クラスからトラック情報を取得し表示するよう変更中である。



図 76:TGCWireDoubletSlaveBoard クラスの視覚化

デバッグを容易にするため論理回路の視覚化を行った。これにも OpenGL を使用した。 信号が入力された WireGroup や Coincidence の成立した Logic が表示されている。 3.4. R-PhiCoincidenceMap

TGCSSControllerに入力される R、からR-PhiCoincidenceMapを生成する。今回は±6GeV、 ±20GeV のトラックから2段階の PtLevel をもつ Map を作る。 R, の入力を全ての SubSector で重ねて出力したのが次の図である。当初 R-PhiCoincidenceMap の数を減らすこ とが出来ないか検討をしていたが、Even-Odd 等の問題から全ての SubSector で Map を作ら ざるをえなくなった。10ctant すべての SubSector の個数はかなりの数になるため一定の 生成ルールを決め、それに従って Map を作り出すツールが必要である。



図 77:TGCSSController に入力された R、

3.4.1. 生成ルール

Map 上に各 PtLevel の入力を置いていくと、次の3つの状態が起きると考えられる。

- セル<sup>24</sup>に1つのPtLevelの入力しかない
- セルに複数の PtLevel の入力 (重なる)がある
- セルに何も入力がない

3.4.1.1.
 セルに1つの PtLevel の入力しかないケース
 何にも迷う必要はない。その PtLevel に決定する。
 3.4.1.2.
 セルに複数の PtLevel の入力(重なる)があるケース

重なっている場合一番入力の多かった PtLevel を選ぶ。ただし PtLevel が小さくなるにつれ、同じ入力数が有っても広い領域に分散されてしまう。そこで PtLevel ごとにセル数を カウントしこれによってウエイトを決定し乗じたものを比較する。

3.4.1.3. セルに何も入力がないケース この場合2つのケースが考えられる。

<sup>&</sup>lt;sup>24</sup> Map 上の R, 1マスをセルと呼ぶことにする。



図 78:入力がないケース

- (a) そのセルには本当に飛んでこない。図に示した(a)の領域。
- (b) 低い PtLevel と高い PtLevel の山が分かれてしまっている場合、その間の図 78:入力 がないケースの(b)のような領域は High と Low の中間の Pt を持った粒子が飛んでくる 可能性があるの Low PtLevel とするべきである。

何もないセルが(a)に該当するのか(b)に該当するのかの判断は、これまでに挙げてきた生成ルールに従い生成したあと、PtLevelの高い順に1つのセルをとり R, =0の点とに図79:入力がない場合の判定方法のようにラインを引きそのライン上にあるセルがどのPtLevelにも属していない場合その選択されているPtLevelに決定することで判定する。



図 79:入力がない場合の判定方法

# 4. まとめ

3章で見てきたように digitize の入力から SectorLogic までの動作の確認を行い ● シミュレータに異常がないこと

● TGC の配置によって Even sector では R が+2~+4 程度のずれが生じること

StripDoubletSlaveBoardのLogicの問題によって が+1 ずれることが確認された。

最終的には DICE からのデータを使用してトリガー効率を確認し、 R、 のずれによってトリガーシステムが要求を満たすことが出来るかどうかを示す必要がある。

| 义 | 表 | 目 | 次 |
|---|---|---|---|
|---|---|---|---|

| 义        | 1:   | L H C                                | . 3 |
|----------|------|--------------------------------------|-----|
| 义        | 2:   | トップクオークの崩壊モード                        | . 4 |
| 义        | 3:4  | ゲルオングルオン融合                           | . 4 |
| 义        | 4:V  | ₩、ZZ 融合                              | . 4 |
| 义        | 5:1  | Ⅵ/Z を伴う生成                            | . 5 |
| 义        | 6:T  |                                      | . 5 |
| 义        | 7:8  | M ヒッグス粒子の生成過程別の散乱断面積                 | . 6 |
| 义        | 8:5  | M ヒッグス粒子の主な崩壊過程における分岐比               | . 7 |
| 义        | 9:A  | ATLAS 実験の H <sub>ss</sub> ⁰ 発見能力     | . 8 |
| 义        | 10:  | ヒッグス粒子の質量測定誤差                        | . 9 |
| 义        | 11:  | ATLAS 検出器                            | 10  |
| 义        | 12:  | ミューオン検出器                             | 11  |
| 义        | 13:  | TGC の構造                              | 12  |
| 义        | 14:  | TGC の TRIPLET と DOUBLET              | 12  |
| 义        | 15:  | トリガーシステムの構成                          | 13  |
| 义        | 16:  | TRIGGER SECTOR の構成 (X-Y 断面)          | 16  |
| 义        | 17:  | TGC の重なり                             | 16  |
| 义        | 18:  | TGC の配置 (R-Z 断面)                     | 17  |
| <b>汊</b> | 19:  | TGC の構成 X-Y 断面                       | 18  |
| 义        | 20:  | TRIGGER の方法                          | 19  |
| <u></u>  | 21:  | ミューオントリガーシステムの構成                     | 20  |
| <b>汊</b> | 22 : | ボードの接続とネーミング                         | 21  |
| _<br>汊   | 23 : | ENDCAPWIREDOUBLETPATCHPANEL          | 22  |
| 図        | 24 : | ENDCAPWIRETRIPLETPATCHPANEL          | 23  |
| _<br>汊   | 25 : | FORWARDWIREPATCHPANEI                | 24  |
| 図        | 26 : | STRIPDOUBLETPATCHPANEL               | 25  |
| 図        | 27 : | STRIPTRIPLETPATCHPANEL               | 26  |
| _<br>汊   | 28 : | SLAVEBOARDのINPUT-BIT数                | 28  |
| 図        | 29 : | DSB での入力から COINCIDENCEMATRIX への接続    | 29  |
| 図        | 30 : | WDSB $\mathcal{O}$ COINCIDENCEMATRIX | 30  |
| 図        | 31 : | が1となる問題                              | 30  |
| _<br>汊   | 32 : | 変更後の SDSB の COINCIDENCEMATRIX        | 31  |
| 図        | 33 : | WTSB $\mathcal{O}$ COINCIDENCEMATRIX | 32  |
| _<br>汊   | 34 : | STSB $\mathcal{O}$ COINCIDENCEMATRIX | 33  |
| 図        | 35 : |                                      | 34  |
| 図        | 36 : | SLAVEBOARD の OUTPUT-BIT 数            | 34  |
| <u></u>  | 37:  | WIREHIGHPTBOARDの概要                   | 35  |
| 図        | 38 : | HIGHPTBOARDのINPUTのBIT数               | 36  |
| 図        | 39 : | SLAVEBOARD との接続                      | 36  |
| _<br>汊   | 40 : | WIREHIGHPTBOARDの概要                   | 37  |
| _<br>汊   | 41 : | STRIPHIGHPTBOARDの概要                  | 37  |
| _<br>汊   | 42 · | WIREHIGHPTBOARD のマトリックス部             | 38  |
| <br>叉    | 43 : | HIGHPTBOARD O MATRIXSTRUCTURE        | 39  |
| <b>汊</b> | 44 : | HIGHPTBOARDのOUTPUTのBIT数              | 40  |
| _<br>汊   | 45 · | НІ GHPTOUTPUT                        | 40  |
| <br>汊    | 46 : | SECTORLOGIC の概要                      | 41  |
|          |      |                                      |     |

| 义 | 47:  | HIGHPTBOARD との接続(ENDCAP)            | 42 |
|---|------|-------------------------------------|----|
| 义 | 48:  | SectorLogicの Input-bit 数            | 42 |
| 义 | 49:  | SUBSECTORCLUSTERの構造                 | 43 |
| 义 | 50:  | TGC と SSC の対応                       | 44 |
| 义 | 51:  | HITID $\succeq$ POS $\sigma$ decode | 45 |
| 义 | 52:  | LOOKUPTABLE                         | 46 |
| 义 | 53:  | DIGITIZE に関連するクラスのクラス図              | 47 |
| 义 | 54:  | TGCPATCHPANEL のクラス図                 | 48 |
| 义 | 55:  | SLAVEBOARD に関連するクラスのクラス図            | 49 |
| 义 | 56:  | HIGHPTBOARD に関連するクラスのクラス図           | 49 |
| 义 | 57:  | SECTORLOGIC に関連するクラスのクラス図           | 50 |
| 义 | 58:  | 比較の方法                               | 51 |
| 义 | 59:  | 実装したクラス                             | 52 |
| 义 | 60:  | DIGIの出力と TGC.XLSの PPANELE との比較結果    | 53 |
| 义 | 61:  | 0 付近を SECTOR ごとに分けた比較結果             | 54 |
| 义 | 62:  | チェンバーの Z 座標の定義                      | 55 |
| 义 | 63:  | テストボード比較用トラックジェネレータ                 | 56 |
| 义 | 64 : | TRIGGER SIMULATIONの概念図              | 56 |
| 义 | 65 : | シミュレーションが出力した R                     | 57 |
| 义 | 66:  | EVEN SECTOR と ODD SECTOR の違い        | 58 |
| 义 | 67:  | EVEN SECTOR で問題が出る原因                | 58 |
| 义 | 68:  | Even Sector $\mathcal{CO}$ R        | 59 |
| 义 | 69:  | ST2, ST3 間の R                       | 60 |
| 义 | 70:  | ST3の Even と Odd を移動させた場合の R         | 60 |
| 义 | 71:  | ST3 EVEN SECTOR 移動後のシミュレーションが出力した R | 61 |
| 义 | 72 : | R がずれた場合に問題となる点                     | 61 |
| 义 | 73:  | TGC_WG.DAT の視覚化-1                   | 62 |
| 义 | 74 : | TGC_WG.DAT の視覚化-2                   | 63 |
| 义 | 75 : | DIGI.DAT(TRACK)の視覚化                 | 64 |
| 义 | 76:  | TGCWIREDOUBLETSLAVEBOARD クラスの視覚化    | 65 |
| 义 | 77:  | TGCSSCONTROLLER に入力された R、           | 66 |
| 义 | 79:  | 入力がないケース                            | 67 |
| 义 | 80:  | 入力がない場合の判定方法                        | 67 |
| + |      |                                     | 0  |
| 쥯 | 1:   | LHLの土妛ハフメータ                         | 3  |

# 参考文献

- [1]ATLAS Collaboration, ATLAS detector and Physics performance Technical Design Report, ATLAS TDR 14,15 Rev.01 (2000/6/9)
- [3]Naming and numbering scheme for the Endcap muon trigger system version 1.0(2000/6/5)
- [4] 戸谷大介, ATLAS 実験ミューオントリガーシステムにおける運動量選別用 ASIC の開発, Master Thesis, 2000
## 謝辞

TGC エレクトロニクスグループの佐々木修氏、坂本宏氏、福永力氏、狩野博之氏には貴重な 意見を頂きました。感謝致します。研究全般にわたり助けていただいた蓮子和己氏に深く 感謝します。ソフトウェアについて様々な助言を頂いた神戸大学 蔵重久弥氏に深く感謝 します。

戸谷大介氏、香取勇一氏、陣内修氏には適切なアドバイスを頂きました。感謝します。

研究生活を共にし、良い意味でアドレナリンの分泌を促してくれた一宮亮氏、中村佳央氏、 溝内健太郎氏、石田康明氏、田中賢一氏、松本悠氏、小松知氏、辻伸介氏、墨田土詞氏に 感謝します。

信州大学長谷川庸司助手には、行き詰まった時に必ず適切な助言を頂きました。深く感謝 します。

そして最後に、長い研究生活をサポートして頂いた指導教官 竹下徹助教授に深く感謝いたします。